|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
.syntax unified |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
BEGIN_FUNCTION xnn_f32_gemm_minmax_ukernel_4x8__asm_aarch32_neon_cortex_a75${"_prfm" if PREFETCH else ""} |
|
.arm |
|
|
|
.arch armv7-a |
|
.fpu neon |
|
|
|
|
|
PUSH {r4, r5, r6, r7, r8, r9, r10, r11} |
|
VPUSH {d8-d15} |
|
|
|
LDR r7, [sp, 96] |
|
LDR r6, [sp, 108] |
|
LDR r11, [sp, 104] |
|
LDR r9, [sp, 100] |
|
|
|
|
|
CMP r0, 2 |
|
ADD r12, r3, r7 |
|
ADD r4, r11, r6 |
|
MOVLO r12, r3 |
|
MOVLO r4, r11 |
|
|
|
ADD r10, r12, r7 |
|
ADD r8, r4, r6 |
|
MOVLS r10, r12 |
|
MOVLS r8, r4 |
|
|
|
CMP r0, 4 |
|
ADD r0, r10, r7 |
|
ADD r6, r8, r6 |
|
MOVLO r0, r10 |
|
MOVLO r6, r8 |
|
|
|
LDR r7, [sp, 112] |
|
|
|
.p2align 3 |
|
0: |
|
|
|
VLDM r9!, {d16-d19} |
|
SUBS r5, r2, 16 |
|
VMOV q10, q8 |
|
VMOV q11, q9 |
|
VMOV q12, q8 |
|
VMOV q13, q9 |
|
VMOV q14, q8 |
|
VMOV q15, q9 |
|
|
|
$if PREFETCH: |
|
PLD [r3, 0] |
|
PLD [r3, 64] |
|
PLD [r12, 0] |
|
PLD [r12, 64] |
|
PLD [r10, 0] |
|
PLD [r10, 64] |
|
PLD [r0, 0] |
|
PLD [r0, 64] |
|
PLD [r9, 0] |
|
PLD [r9, 64] |
|
PLD [r9, 128] |
|
PLD [r9, 192] |
|
PLD [r9, 256] |
|
PLD [r9, 320] |
|
PLD [r9, 384] |
|
|
|
BLO 4f |
|
|
|
|
|
VLD1.32 {d0}, [r3]! |
|
VLDM r9!, {d8-d11} |
|
VLD1.32 {d1}, [r12]! |
|
VLD1.32 {d2}, [r10]! |
|
VLD1.32 {d3}, [ r0]! |
|
|
|
SUBS r5, r5, 16 |
|
BLO 2f |
|
|
|
.p2align 3 |
|
|
|
|
|
1: |
|
VMLA.F32 q8, q4, d0[0] |
|
VLDM r9!, {d12-d15} |
|
VMLA.F32 q10, q4, d1[0] |
|
VMLA.F32 q12, q4, d2[0] |
|
VLD1.32 {d4}, [r3]! |
|
VMLA.F32 q14, q4, d3[0] |
|
VMLA.F32 q9, q5, d0[0] |
|
VLD1.32 {d5}, [r12]! |
|
VMLA.F32 q11, q5, d1[0] |
|
VMLA.F32 q13, q5, d2[0] |
|
VMLA.F32 q15, q5, d3[0] |
|
VLD1.32 {d6}, [r10]! |
|
VMLA.F32 q8, q6, d0[1] |
|
VMLA.F32 q10, q6, d1[1] |
|
VLD1.32 {d7}, [ r0]! |
|
VMLA.F32 q12, q6, d2[1] |
|
VMLA.F32 q14, q6, d3[1] |
|
VLDM r9!, {d8-d11} |
|
VMLA.F32 q9, q7, d0[1] |
|
VMLA.F32 q11, q7, d1[1] |
|
VMLA.F32 q13, q7, d2[1] |
|
VMLA.F32 q15, q7, d3[1] |
|
|
|
VMLA.F32 q8, q4, d4[0] |
|
VLDM r9!, {d12-d15} |
|
VMLA.F32 q10, q4, d5[0] |
|
$if PREFETCH: |
|
PLD [r3, 128] |
|
VMLA.F32 q12, q4, d6[0] |
|
VLD1.32 {d0}, [r3]! |
|
VMLA.F32 q14, q4, d7[0] |
|
$if PREFETCH: |
|
PLD [r12, 128] |
|
VMLA.F32 q9, q5, d4[0] |
|
VLD1.32 {d1}, [r12]! |
|
VMLA.F32 q11, q5, d5[0] |
|
$if PREFETCH: |
|
PLD [r10, 128] |
|
VMLA.F32 q13, q5, d6[0] |
|
VLD1.32 {d2}, [r10]! |
|
VMLA.F32 q15, q5, d7[0] |
|
$if PREFETCH: |
|
PLD [r0, 128] |
|
VMLA.F32 q8, q6, d4[1] |
|
VLD1.32 {d3}, [ r0]! |
|
VMLA.F32 q10, q6, d5[1] |
|
$if PREFETCH: |
|
PLD [r9, 352] |
|
VMLA.F32 q12, q6, d6[1] |
|
$if PREFETCH: |
|
PLD [r9, 416] |
|
VMLA.F32 q14, q6, d7[1] |
|
VLDM r9!, {d8-d11} |
|
VMLA.F32 q9, q7, d4[1] |
|
VMLA.F32 q11, q7, d5[1] |
|
SUBS r5, r5, 16 |
|
VMLA.F32 q13, q7, d6[1] |
|
VMLA.F32 q15, q7, d7[1] |
|
BHS 1b |
|
|
|
|
|
2: |
|
VMLA.F32 q8, q4, d0[0] |
|
VLDM r9!, {d12-d15} |
|
VMLA.F32 q10, q4, d1[0] |
|
VMLA.F32 q12, q4, d2[0] |
|
VLD1.32 {d4}, [r3]! |
|
VMLA.F32 q14, q4, d3[0] |
|
VMLA.F32 q9, q5, d0[0] |
|
VLD1.32 {d5}, [r12]! |
|
VMLA.F32 q11, q5, d1[0] |
|
VMLA.F32 q13, q5, d2[0] |
|
VMLA.F32 q15, q5, d3[0] |
|
VLD1.32 {d6}, [r10]! |
|
VMLA.F32 q8, q6, d0[1] |
|
VMLA.F32 q10, q6, d1[1] |
|
VLD1.32 {d7}, [ r0]! |
|
VMLA.F32 q12, q6, d2[1] |
|
VMLA.F32 q14, q6, d3[1] |
|
VLDM r9!, {d8-d11} |
|
VMLA.F32 q9, q7, d0[1] |
|
VMLA.F32 q11, q7, d1[1] |
|
VMLA.F32 q13, q7, d2[1] |
|
VMLA.F32 q15, q7, d3[1] |
|
|
|
VMLA.F32 q8, q4, d4[0] |
|
VLDM r9!, {d12-d15} |
|
VMLA.F32 q10, q4, d5[0] |
|
VMLA.F32 q12, q4, d6[0] |
|
VMLA.F32 q14, q4, d7[0] |
|
VMLA.F32 q9, q5, d4[0] |
|
VMLA.F32 q11, q5, d5[0] |
|
VMLA.F32 q13, q5, d6[0] |
|
VMLA.F32 q15, q5, d7[0] |
|
VMLA.F32 q8, q6, d4[1] |
|
VMLA.F32 q10, q6, d5[1] |
|
VMLA.F32 q12, q6, d6[1] |
|
VMLA.F32 q14, q6, d7[1] |
|
VMLA.F32 q9, q7, d4[1] |
|
VMLA.F32 q11, q7, d5[1] |
|
TST r5, 15 |
|
VMLA.F32 q13, q7, d6[1] |
|
VMLA.F32 q15, q7, d7[1] |
|
|
|
|
|
BNE 4f |
|
|
|
.p2align 3 |
|
3: |
|
|
|
LDR r5, [sp, 116] |
|
|
|
|
|
VLD1.32 {d4[],d5[]}, [r5]! |
|
SUBS r1, r1, 8 |
|
VLD1.32 {d6[],d7[]}, [r5] |
|
|
|
|
|
VMAX.F32 q8, q8, q2 |
|
VMAX.F32 q9, q9, q2 |
|
VMAX.F32 q10, q10, q2 |
|
VMAX.F32 q11, q11, q2 |
|
VMAX.F32 q12, q12, q2 |
|
VMAX.F32 q13, q13, q2 |
|
VMAX.F32 q14, q14, q2 |
|
VMAX.F32 q15, q15, q2 |
|
VMIN.F32 q8, q8, q3 |
|
VMIN.F32 q9, q9, q3 |
|
VMIN.F32 q10, q10, q3 |
|
VMIN.F32 q11, q11, q3 |
|
VMIN.F32 q12, q12, q3 |
|
VMIN.F32 q13, q13, q3 |
|
VMIN.F32 q14, q14, q3 |
|
VMIN.F32 q15, q15, q3 |
|
|
|
|
|
BLO 6f |
|
VST1.32 {d16-d19}, [r11], r7 |
|
SUB r0, r0, r2 |
|
VST1.32 {d20-d23}, [r4], r7 |
|
SUB r10, r10, r2 |
|
VST1.32 {d24-d27}, [r8], r7 |
|
SUB r12, r12, r2 |
|
VST1.32 {d28-d31}, [r6], r7 |
|
SUB r3, r3, r2 |
|
BHI 0b |
|
|
|
VPOP {d8-d15} |
|
POP {r4, r5, r6, r7, r8, r9, r10, r11} |
|
BX lr |
|
|
|
.p2align 3 |
|
4: |
|
|
|
TST r5, 8 |
|
BEQ 5f |
|
|
|
|
|
VLD1.32 {d0}, [r3]! |
|
VLDM r9!, {d8-d11} |
|
VLD1.32 {d1}, [r12]! |
|
VLD1.32 {d2}, [r10]! |
|
VLD1.32 {d3}, [ r0]! |
|
|
|
VMLA.F32 q8, q4, d0[0] |
|
VMLA.F32 q9, q5, d0[0] |
|
VMLA.F32 q10, q4, d1[0] |
|
VMLA.F32 q11, q5, d1[0] |
|
VLDM r9!, {d12-d15} |
|
VMLA.F32 q12, q4, d2[0] |
|
VMLA.F32 q13, q5, d2[0] |
|
VMLA.F32 q14, q4, d3[0] |
|
VMLA.F32 q15, q5, d3[0] |
|
VMLA.F32 q8, q6, d0[1] |
|
VMLA.F32 q9, q7, d0[1] |
|
VMLA.F32 q10, q6, d1[1] |
|
VMLA.F32 q11, q7, d1[1] |
|
VMLA.F32 q12, q6, d2[1] |
|
VMLA.F32 q13, q7, d2[1] |
|
VMLA.F32 q14, q6, d3[1] |
|
VMLA.F32 q15, q7, d3[1] |
|
|
|
|
|
TST r5, 4 |
|
BEQ 3b |
|
|
|
5: |
|
|
|
VLDM r3!, {s0} |
|
VLDM r9!, {d8-d11} |
|
VLDM r12!, {s2} |
|
VLDM r10!, {s4} |
|
VLDM r0!, {s6} |
|
VMLA.F32 q8, q4, d0[0] |
|
VMLA.F32 q9, q5, d0[0] |
|
VMLA.F32 q10, q4, d1[0] |
|
VMLA.F32 q11, q5, d1[0] |
|
VMLA.F32 q12, q4, d2[0] |
|
VMLA.F32 q13, q5, d2[0] |
|
VMLA.F32 q14, q4, d3[0] |
|
VMLA.F32 q15, q5, d3[0] |
|
B 3b |
|
|
|
|
|
6: |
|
TST r1, 4 |
|
BEQ 7f |
|
VST1.32 {d16-d17}, [r11]! |
|
VST1.32 {d20-d21}, [r4]! |
|
VMOV q8, q9 |
|
VMOV q10, q11 |
|
VST1.32 {d24-d25}, [r8]! |
|
VST1.32 {d28-d29}, [r6]! |
|
VMOV q12, q13 |
|
VMOV q14, q15 |
|
|
|
7: |
|
TST r1, 2 |
|
BEQ 8f |
|
VST1.32 {d16}, [r11]! |
|
VST1.32 {d20}, [r4]! |
|
VMOV d16, d17 |
|
VMOV d20, d21 |
|
VST1.32 {d24}, [r8]! |
|
VST1.32 {d28}, [r6]! |
|
VMOV d24, d25 |
|
VMOV d28, d29 |
|
|
|
8: |
|
TST r1, 1 |
|
BEQ 9f |
|
VST1.32 {d16[0]}, [r11] |
|
VST1.32 {d20[0]}, [r4] |
|
VST1.32 {d24[0]}, [r8] |
|
VST1.32 {d28[0]}, [r6] |
|
|
|
9: |
|
VPOP {d8-d15} |
|
POP {r4, r5, r6, r7, r8, r9, r10, r11} |
|
BX lr |
|
|
|
END_FUNCTION xnn_f32_gemm_minmax_ukernel_4x8__asm_aarch32_neon_cortex_a75${"_prfm" if PREFETCH else ""} |
|
|
|
|
|
|
|
.section ".note.GNU-stack","",%progbits |
|
|
|
|
|
|